日韩性视频-久久久蜜桃-www中文字幕-在线中文字幕av-亚洲欧美一区二区三区四区-撸久久-香蕉视频一区-久久无码精品丰满人妻-国产高潮av-激情福利社-日韩av网址大全-国产精品久久999-日本五十路在线-性欧美在线-久久99精品波多结衣一区-男女午夜免费视频-黑人极品ⅴideos精品欧美棵-人人妻人人澡人人爽精品欧美一区-日韩一区在线看-欧美a级在线免费观看

歡迎訪問 生活随笔!

生活随笔

當(dāng)前位置: 首頁 > 编程资源 > 编程问答 >内容正文

编程问答

quartus将modelsim,synplify和quartus联合起来使用进行的FPGA设计(转)

發(fā)布時(shí)間:2023/12/15 编程问答 39 豆豆
生活随笔 收集整理的這篇文章主要介紹了 quartus将modelsim,synplify和quartus联合起来使用进行的FPGA设计(转) 小編覺得挺不錯(cuò)的,現(xiàn)在分享給大家,幫大家做個(gè)參考.
?? ? ? ?1、使用modelsim進(jìn)行功能仿真,導(dǎo)入源程序和testbench進(jìn)行仿真,并保存波形文件(.wlf)。
  2、使用synplify pro對(duì)硬件描述語言編譯并生成netlist。綜合前要注意對(duì)器件的選擇,方法是在project->implementation option中對(duì)要下載的器件和網(wǎng)表的生成情況進(jìn)行選擇。綜合后的網(wǎng)表有兩種: RTL級(jí)網(wǎng)表和門級(jí)網(wǎng)表(gate netlist),通過對(duì)網(wǎng)表的分析可以對(duì)設(shè)計(jì)的實(shí)現(xiàn)方式有初步的了解,并分析其中的錯(cuò)誤和不合理的地方,另外還可以對(duì)關(guān)鍵路徑的delay和slack進(jìn)行分析。使用synplify pro要先新建工程,注意修改工作目錄,然后添加所要編譯的文件,要注意top文件要最后一個(gè)添加,這樣才可以保證生成的文件是以top文件來命名的。
  3、使用quartusⅡ根據(jù)netlist進(jìn)行布線,并進(jìn)行時(shí)序分析。在使用quartusⅡ前要做一些必要的設(shè)置,在assignments->eda tools setting中的simulation中選擇modelsim,并選擇選項(xiàng)run this tools automatically after compilation。如果沒有提前做這些設(shè)置,可以quartus做完編譯布線后,做同樣的設(shè)置,然后運(yùn)行EDA netlist writer和eda simulationool
??????? 在使用synplify pro得到滿意的netlist后,可以在synplify pro中通過option-> quartusⅡ直接調(diào)用quartusⅡ,quartusⅡ?qū)ynplify pro生成的.vqm文件進(jìn)行編譯,布線。然后根據(jù)設(shè)計(jì)要求進(jìn)行時(shí)序分析和引腳調(diào)整。
  4、使用modelsim進(jìn)行布線后仿真。由于quartusⅡ提前做了設(shè)置,因此在編譯布線完成后,會(huì)在工作目錄下生成modelsim仿真所需要的文件和庫(kù)(modelsim_work),在modelsim中將產(chǎn)生的文件和庫(kù)所在的文件夾設(shè)置為當(dāng)前目錄,modelsim_work庫(kù)會(huì)自動(dòng)導(dǎo)入,新建工程會(huì)提示所使用的modelsim.ini文件,應(yīng)使用quartus生成的,然后導(dǎo)入文件(包括testbench),進(jìn)行編譯,仿真的時(shí)候在library中添加modelsim_work庫(kù),在sdf選項(xiàng)中可以添加quartus生成的延遲信息文件.sdo,注意作用域的選擇,如果testbench中調(diào)用被測(cè)試模塊的語句是send3a tb,那么作用域應(yīng)該寫tb,在option選擇中可以選擇是否看代碼覆蓋率。另外,還可以將布線后的仿真結(jié)果與功能仿真的結(jié)果進(jìn)行對(duì)比。
  5、將quartus的波形轉(zhuǎn)化成testbench的方法:畫好波形后,通過file->export可以將波形輸出到quatus的工作目錄,verilog語言擴(kuò)展名為.vt,修改為.v后可以在modelsim中使
用,需要說明的是如果波形中包括輸出端口的話,輸出的testbench包含三個(gè)模塊,一般情況下,只需將輸入波形畫好后,輸出到testbench就可以了。

總結(jié)

以上是生活随笔為你收集整理的quartus将modelsim,synplify和quartus联合起来使用进行的FPGA设计(转)的全部?jī)?nèi)容,希望文章能夠幫你解決所遇到的問題。

如果覺得生活随笔網(wǎng)站內(nèi)容還不錯(cuò),歡迎將生活随笔推薦給好友。