同步逻辑电路和异步逻辑电路
生活随笔
收集整理的這篇文章主要介紹了
同步逻辑电路和异步逻辑电路
小編覺得挺不錯的,現(xiàn)在分享給大家,幫大家做個參考.
同步邏輯
只被一個時鐘信號驅(qū)動的設計稱為同步邏輯,因為所有的記憶元素(比如寄存器、RAM。鎖存器等)都被同一個時鐘信號驅(qū)動,他們的輸出都是同時變化的,因此對數(shù)字電路的影響也是同步的。典型的同步邏輯電路如下:
上面只是對同步邏輯狹隘的定義,廣義的概念:允許數(shù)字電路中有多個時鐘,但是這些時鐘具有下面條件之一:
- 這些時鐘之間有著固定的因果關(guān)系;
- 他們所驅(qū)動的記憶單元在電路上是完全隔離的
條件一對應的典型電路:
條件二對應的典型電路:
同步邏輯的特點:
- 所有的觸發(fā)器的時鐘都連在一起,并且都接在系統(tǒng)時鐘上;
- 只有當時鐘脈沖到來時,電路的狀態(tài)才會發(fā)生改變;
- 改變后的狀態(tài)將一直保持到下一個時鐘脈沖的到來,無論外部輸入是否變化,狀態(tài)表中的狀態(tài)都將是穩(wěn)定的。
異步邏輯
如果時序邏輯電路存在至少一個這樣的組合邏輯——它的輸入、輸出不全是來自一個時鐘或者多個具有因果關(guān)系的時鐘所驅(qū)動的記憶元素,那么該電路就是異步時序電路。
- 組合邏輯(一根連線也屬于組合邏輯,可看成緩沖門)的輸入由clk1驅(qū)動的寄存器提供,輸出結(jié)果卻給了由clk2驅(qū)動的寄存器。
- 與門的輸入來自不同時鐘驅(qū)動的寄存器。
- 與門的輸入一個來自時鐘驅(qū)動的寄存器,另一個來自純組合的輸入端口。
異步邏輯的特點:
- 電路中沒有統(tǒng)一的時鐘;
- 電路中除了帶有時鐘驅(qū)動的寄存器外,還有不帶時鐘驅(qū)動的寄存器;
同步邏輯和異步邏輯的關(guān)系
同步邏輯和異步邏輯不是完全割裂的,異步邏輯中肯定有同步邏輯的成分在,但同步邏輯中不可能有異步邏輯的成分,盡量要避免使用異步邏輯電路的使用
同步邏輯電路和異步邏輯電路的區(qū)別
同步電路:存儲電路中,所有觸發(fā)器的時鐘輸入端都接同一個時鐘脈沖,所有觸發(fā)器的狀態(tài)的改變都與所加的時鐘脈沖信號同步。
異步電路:電路沒有統(tǒng)一的時鐘,有些觸發(fā)器的時鐘輸入端與時鐘脈沖源相連,只有這些觸發(fā)器的狀態(tài)變化與時鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時鐘脈沖同步。
總結(jié)
以上是生活随笔為你收集整理的同步逻辑电路和异步逻辑电路的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 黄仕沛经方医案医话精选(上) 王晓军
- 下一篇: CAS实现单点登录方案(SSO完整版)