基于FPGA的ADC和DAC设计
生活随笔
收集整理的這篇文章主要介紹了
基于FPGA的ADC和DAC设计
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
使用verilog語言設計ADC和DAC轉換
AD轉換就是模數轉換。顧名思義,就是把模擬信號轉換成數字信號。采用TLV1544轉換
數模轉換器(Digital to Analog Converter)即DAC,就是把數字信號轉換成模擬信號。DAC采用TLC5620轉換
下面是在QuartusII下的工程截圖:
//頂層模塊
//本次正弦波頻率大約在750-800Hz,沒有精確計算,和DA的加載時間有關
module DA_AD
(
clk,
rst_n,
DAC_SCLK,
DAC_DATA,
DAC_LDAC,
DAC_LOAD,
ADC_SDO,
ADC_SDI,
ADC_SCLK,
總結
以上是生活随笔為你收集整理的基于FPGA的ADC和DAC设计的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: FPGA课程设计使用VHDL语言
- 下一篇: 命令模式--command模式