VHDL基本门电路和数值比较器的设计
主要內(nèi)容:利用VHDL設(shè)計(jì)基本門電路和數(shù)值比較電路模塊,并使用EDA 工具對各模塊進(jìn)行仿真驗(yàn)證。基本門電路模塊中包含與門、或門、異或門等6個(gè)基本電路。數(shù)值比較器模塊用來實(shí)現(xiàn)兩個(gè)數(shù)值比較,結(jié)果用特定的二進(jìn)制編碼來表示。
要求:
(1)通過設(shè)計(jì)計(jì)算機(jī)各組成部件的器件、設(shè)計(jì)指令系統(tǒng)及對應(yīng)的模型機(jī)、做復(fù)雜模型機(jī)的實(shí)驗(yàn), CPU系統(tǒng)與存儲器擴(kuò)展設(shè)計(jì)、接口技術(shù)應(yīng)用設(shè)計(jì)等課題,掌握計(jì)算機(jī)組成和接口技術(shù)的基本分析方法和設(shè)計(jì)方法,加深和鞏固對理論教學(xué)和實(shí)驗(yàn)教學(xué)內(nèi)容的掌握,進(jìn)一步建立計(jì)算機(jī)系統(tǒng)整體概念,初步掌握微機(jī)硬件開發(fā)方法,為以后進(jìn)行實(shí)際的計(jì)算機(jī)軟、硬件應(yīng)用開發(fā)打下良好的基礎(chǔ)。
(2)熟練操作設(shè)計(jì)所用的軟硬件系統(tǒng):TDN-CM++實(shí)驗(yàn)系統(tǒng)或EDA軟件。
(3)按要求編寫課程設(shè)計(jì)報(bào)告,正確繪制程序流程圖、實(shí)驗(yàn)接線圖等,正確闡述設(shè)計(jì)原理、方法和實(shí)驗(yàn)結(jié)果。
(4)通過課程設(shè)計(jì)培養(yǎng)學(xué)生嚴(yán)謹(jǐn)?shù)目茖W(xué)態(tài)度,認(rèn)真地工作作風(fēng)和團(tuán)隊(duì)協(xié)作精神。
(5)在老師的指導(dǎo)下,要求每個(gè)學(xué)生獨(dú)立完成課程設(shè)計(jì)報(bào)告的全部內(nèi)容。
摘 要 系統(tǒng)采用EDA技術(shù)設(shè)計(jì)基本門電路和數(shù)值比較器中的兩個(gè)部分,基本門電路模塊中包含與門、或門、異或門等6個(gè)基本電路。數(shù)值比較器模塊用來實(shí)現(xiàn)兩個(gè)數(shù)值比較,結(jié)果用特定的二進(jìn)制編碼來表示。系統(tǒng)采用硬件描述語言VHDL把電路按模塊化方式進(jìn)行設(shè)計(jì),然后進(jìn)行編程、時(shí)序仿真等。各個(gè)模塊的結(jié)構(gòu)簡單,使用方便,具有一定的應(yīng)用價(jià)值。
該設(shè)計(jì)包括實(shí)驗(yàn)報(bào)告和代碼,下面是截圖:
總結(jié)
以上是生活随笔為你收集整理的VHDL基本门电路和数值比较器的设计的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: YUV格式像素
- 下一篇: 如何循环遍历document.query