详解MOS管阈值电压与沟长和沟宽的关系及影响阈值电压的因素
概述
隨著?藝的進步,傳統的??估算似乎對于深亞微?溝道的MOS管精確度太低,電路仿真結果和估算偏差太?,本?詳細介紹由Jespers所提出的gm/id法設計模擬電路,并以?個?級密勒補償的OTA運放設計作為實例介紹。對于頂層的模塊例如已經設計好的PLL、LDO、OpAmp等我們可能知道怎么去?它,怎樣將他們放在電路中,但是更底層的結構MOS管我們如何確定它到底流過多少電流、需要多?的偏置?我們對MOS管建了很多模型,但是建模的速度跟不上?藝的進步,傳統?算的?階模型得到的誤差?常?。我們平常使?的?信號模型和?信號模型實質上是?種簡化的近似模型,?于幫助我們進?定性分析和定量分析,讓我們理解電路中各參數的變化和相互之間的聯系,盡管這兩種分析會有很?的誤差,但是正是這種分析的思想,我們才有了gm、增益、零極點、輸?范圍、帶寬等概念。
如下圖所?,電路級模塊和晶體管級似乎就需要?些模型來進?聯系,我們將抽象電路級剝開,晶體管靠著我們給他設定的參數正常的?作著。在gm/id法之前我們使?的是Vov法,但是這種?法已經不適?了,因為現在的MOS管模型?乎都是短溝道模型,因此,基于Vov?法設計的偏置已經達不到我們所預期的性能了,雖然可以利?短溝道模型的?些參數對Vov?法做?些曲線擬合,但是這變得越來越難,使得我們不得不換另?種更?之有效的?法。
MOSFET的溝道長度小于3um時發生的短溝道效應較為明顯。短溝道效應是由以下五種因素引起的,這五種因素又是由于偏離了理想按比例縮小理論而產生的。
閱值電壓VT是MOS晶體管的一個重要的電參數,也是在制造工藝中的重要控制參數。VT的大小以及一致性對電路乃至集成系統的性能具有決定性的影響。哪些因素將對MOS晶體管的閱值電壓值產生影響呢?閱值電壓的數,學表達式是:式中+號對NMOS管取負
總結
以上是生活随笔為你收集整理的详解MOS管阈值电压与沟长和沟宽的关系及影响阈值电压的因素的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 浙江省计算机二级打印准考证时间,2016
- 下一篇: 创龙基于TI AM335x ARM Co