日韩性视频-久久久蜜桃-www中文字幕-在线中文字幕av-亚洲欧美一区二区三区四区-撸久久-香蕉视频一区-久久无码精品丰满人妻-国产高潮av-激情福利社-日韩av网址大全-国产精品久久999-日本五十路在线-性欧美在线-久久99精品波多结衣一区-男女午夜免费视频-黑人极品ⅴideos精品欧美棵-人人妻人人澡人人爽精品欧美一区-日韩一区在线看-欧美a级在线免费观看

歡迎訪問 生活随笔!

生活随笔

當前位置: 首頁 > 编程资源 > 编程问答 >内容正文

编程问答

Xilinx zynq-7000 SOC 设计导论

發布時間:2024/10/14 编程问答 53 豆豆
生活随笔 收集整理的這篇文章主要介紹了 Xilinx zynq-7000 SOC 设计导论 小編覺得挺不錯的,現在分享給大家,幫大家做個參考.

Xilinx zynq-7000 SOC 設計導論

(1)在給PL(可編程邏輯)供電前必須先給PS(處理器系統)供電

(2)使用PL加速的優勢
可編程邏輯實現算法可以真正實現算法的全并行運行,可提供最大程度的吞吐量。假如一個算法需要100個操作,在Cortex-A9等嵌入式平臺上運行基本上需要100條指令,或者100行的C語言代碼。但是在PL中就可以通過LUT、DSP和BRAM等資源并行運算,大大提高運行效率。

(3)實現PL加速器的方法
實現硬件加速度的方法主要有兩種,第一種就是利用Verilog(VHDL)語言在Zynq-7000 SOC內的PL中直接創建IP核;第二種方法就是利用C語言直接設計算法模型,然后通過高級綜合工具HLS直接將C語言描述的順序代碼邏輯直接轉換成并行的硬件邏輯語言。
關于C語言到并行硬件邏輯語言的轉換,舉個栗子如下:
假如C語言的描述的一個for語句如下:
for(i = 0; i < 10; i++)
{
……
}
學過C語言的都知道上述描述的是一個10個循環的循環語句,vivado HLS工具就是將上述for語句全部展開,創建10個循環體內部所描述的功能體,這樣就是實現了循環語句到并行語句的高效轉換。
實現PL硬件加速需要考慮的一個重要問題就是加速器和SDRAM等存儲單元間數據流的調度,一般其是依靠AXI總線實現互聯

(4)MicroBlaze
MicroBlaze是一個32位的軟核處理器,可以實現對事件的實時管理。其使用了2000個LUT,時鐘頻率在100-200MHz間,中斷響應可以控制在10個時鐘周期內,其也可以輪詢事件,在幾個周期內對事件進行服務。

總結

以上是生活随笔為你收集整理的Xilinx zynq-7000 SOC 设计导论的全部內容,希望文章能夠幫你解決所遇到的問題。

如果覺得生活随笔網站內容還不錯,歡迎將生活随笔推薦給好友。