AR# 58294 Zynq-7000 SoC: PS SPI 控制器文档升级
生活随笔
收集整理的這篇文章主要介紹了
AR# 58294 Zynq-7000 SoC: PS SPI 控制器文档升级
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
Zynq-7000 SoC: PS SPI 控制器文檔升級
注:本文為筆者自己翻譯的《AR# 58294 Zynq-7000 SoC: PS SPI Controller documentation update》
文章目錄
- Zynq-7000 SoC: PS SPI 控制器文檔升級
- 介紹
- 解決方法
介紹
根據TRM文檔第17.5.4部分,用戶使用MIO時必須使用SS0。(大家常看的UG-585全稱是,UG-585-Zynq-7000-TRM)
如果現有設計在使用MIO引腳時不使用SS0,則需要執行以下操作之一,以確保SPI在主模式下正常工作。
解決方法
通過MIO的SPI
- MIO中的SS0必須一直使能。
如果它不用做片選,需要將其通過上拉方式拉高。
或者
通過EMIO的SPI
- SSIN連接到EMIO,且要在bitstream中拉高:SSIN_B = 1。
為了保證SPI運行正常:
-PS-PL電平轉換器需要使能。
-PL應該上電且配置完畢。
說明:純人工翻譯費時費力、而且意義不大。大多數翻譯采用的是翻譯軟件+人工校對,對于筆者本人的學習和理解已經足夠。如果需要準確理解,請看官方英文原始文檔。
總結
以上是生活随笔為你收集整理的AR# 58294 Zynq-7000 SoC: PS SPI 控制器文档升级的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 第2章 信号、接口和引脚(XIlinx
- 下一篇: Vivado 自定义VHDL的IP核