GW48CK/PK2/PK/PK4 系统万能接插口与结构图信号/与芯片引脚对照表
芯片引腳對照表
實驗電路結(jié)構(gòu)圖
GW48系統(tǒng)使用注意項
a:閑置不用GW48系統(tǒng)時,必須關(guān)閉電源! ! !
b;在實驗中,當(dāng)選中某種模式后,要按一下右側(cè)的復(fù)位鍵,以使系統(tǒng)進(jìn)入該結(jié)構(gòu)模式工作。注意此復(fù)位
鍵僅對實驗系統(tǒng)的監(jiān)控模塊復(fù)位,而對目標(biāo)器件FPGA沒有影響,FPGA 本身沒有復(fù)位的概念,上電后即工
作,在沒有配置前,FPGA 的I/O口是隨機(jī)的,故可以從數(shù)碼管上看到隨機(jī)閃動,配置后的I/O口才會有確定
的輸出電平。
c:換目標(biāo)芯片時要特別注意,不要插反或插錯,也不要帶電插拔,確信插對后才能開電源。其它接口都
可帶電插拔。請?zhí)貏e注意,盡可能不要隨意插拔適配板,及實驗系統(tǒng)上的其他芯片。
e:使用實驗系統(tǒng)前,查閱系統(tǒng)的默認(rèn)設(shè)置ppt文件: EDA 技術(shù)與VHDL書實驗課件說明_必讀.ppt.
系統(tǒng)配置:
下載模塊:
USB-Blaster JTAG編程下載器,USB轉(zhuǎn)串口。
ByteBlasterMV編程下載器,能對不同公司的FPGA/CPLD和51單片機(jī)在線編程;
電源模塊:
內(nèi)置電源,含標(biāo)準(zhǔn)+/-12V、5V、3.3V、2.5V,1.5V混合工作電壓功率輸出電路模塊;
過載保護(hù)開關(guān)電源;
顯示、接口模塊:
LED、數(shù)碼管、揚聲器;
10鍵,可輸入最高達(dá)32位二進(jìn)制數(shù);
含12個可重配置實驗電平開關(guān);3個其他用途鍵;
含掃描的智能譯碼電路模塊,直通非譯碼、BCD譯碼、16進(jìn)制譯碼;
20X4字符液晶,4*4矩陣鍵盤;
步進(jìn)電機(jī),能進(jìn)行步進(jìn)細(xì)分控制實驗;
直流電機(jī),含閉環(huán)轉(zhuǎn)速控制系統(tǒng),光電脈沖計數(shù),提供光電脈沖硬件消抖動設(shè)計;
數(shù)字溫度測控模塊;
完成圖象或文字顯示功能的VGA接口;
標(biāo)準(zhǔn)PS/2鼠標(biāo)接口和PS/2鍵盤接口各1個;
RS232串行接口(有演示實例可證實此功能);
CPLD3032接口模塊;
數(shù)模器件及存儲器模塊
含A/D和D/A器件及其接口;
含D/A與LM311構(gòu)成的FPGA可控A/D設(shè)計項目模塊;
供DDS函數(shù)發(fā)生器用的幅度、偏移調(diào)諧模塊;
含有源濾波電路,供波形發(fā)生器的設(shè)計之用;
E平方串行ROM實驗?zāi)K;I平方C總線存儲實驗?zāi)K;
擴(kuò)展模塊:
兼容模擬EDA器件含ispPAC器件適配板;
可增加DDS函數(shù)發(fā)生器接口;
外擴(kuò)展IO口模塊;
CPLD/FPGA萬能接口模塊;
時鐘源模塊:
含4組20MHz至1Hz標(biāo)準(zhǔn)頻率寬頻信號源;
其它附件:
電源線、UART通信電纜、在系統(tǒng)下載電纜、擴(kuò)展口連接線。
硬件資源:
Cyclone FPGA 1C6Q240,32萬門
8MFLASH和1M的SRAM;
用于FPGA掉電保護(hù)配置器件4M Flash,10萬次重復(fù)編程次數(shù),且可兼作軟核嵌入式系統(tǒng)數(shù)據(jù)存儲器;
接口資源:
JTAG、AS下載口;
USB接口;
PS/2鍵盤、PS/2鼠標(biāo)接口;
全彩色VGA控制模塊與接口一個,8色VGA口一個;
512KB SRAM之VGA顯示緩存;
以太網(wǎng)口;
EPM3032A CPLD;
RS232串口1個;
SD卡接口,可接1-2GB Flash;
20MHz時鐘源(可倍頻到300MHz)1個;
語音采樣口;
立體聲輸出口;
MIC模擬輸入口;
高速時鐘口一個;
IO擴(kuò)展口
8051 IP 核接口;
超高速雙通道DAC及ADC板接口;
EDA實驗項目:
8位全加器實驗; 2選1多路選擇器; 4位加法計數(shù)器; 8位硬件加/減法器;秒表設(shè)計 搶答器設(shè)計; 7段譯碼器設(shè)計; 數(shù)控分頻器;正負(fù)脈寬調(diào)制器; 移位寄存器; 正弦信號發(fā)生器; 8位16進(jìn)制頻率計;序列檢測器; 狀態(tài)機(jī)控制ADC采樣; 比較器和DA實現(xiàn)AD;RAM自定制實驗ROM自定制實驗; FIFO實驗;綜合/應(yīng)用開發(fā)類實驗
A/D數(shù)據(jù)采集電路和簡易存儲示波器設(shè)計; 移位相加硬件乘法器設(shè)計;樂曲硬件演奏電路設(shè)計;VGA圖像顯示控制器設(shè)計; DDS直接數(shù)字式頻率合成器設(shè)計;PS/2鍵盤鼠標(biāo)控制電子琴模塊設(shè)計; FPGA與RS232通信模塊設(shè)計;USB與FPGA通信實驗; 基于讀寫SD卡音樂播放器實驗;基于狀態(tài)機(jī)的16位CPU設(shè)計與實現(xiàn);DDS設(shè)計實驗;
等精度數(shù)字頻率/相位測試儀設(shè)計實驗; 信號采集與頻譜分析電路設(shè)計;A/D轉(zhuǎn)換功能的電路設(shè)計;D/A波形發(fā)生器; 采用流水線技術(shù)設(shè)計高速數(shù)字相關(guān)器;硬件電子琴設(shè)計; 乒乓球游戲電路設(shè)計;步進(jìn)電機(jī)細(xì)分驅(qū)動控制設(shè)計; VGA彩條信號顯示控制器設(shè)計;VGA圖像顯示控制器設(shè)計游戲控制器; 嵌入式鎖相環(huán)PLL應(yīng)用實驗;PS/2鼠標(biāo)與VGA控制顯示游戲模塊設(shè)計; FPGA_單片機(jī)_PC機(jī)雙向通信測頻模塊設(shè)計;彩色液晶屏點燈游戲控制實驗; 彩色液晶屏超級瑪麗游戲控制實驗; 基于微程序控制型8位CPU設(shè)計與實現(xiàn);基于流水線構(gòu)架的16位RISC CPU設(shè)計與實現(xiàn); 存儲示波器設(shè)計;10路邏輯分析儀設(shè)計;IP核實驗
8051單片機(jī)IP核系列設(shè)計實驗(9則); 數(shù)控振蕩器NCO應(yīng)用設(shè)計;FFT應(yīng)用設(shè)計; FIR數(shù)字濾波器應(yīng)用設(shè)計 嵌入式邏輯分析儀SignalTapII調(diào)用;基于DSPBuilder實驗
正弦信號發(fā)生器設(shè)計; 正交信號發(fā)生器設(shè)計;FSK調(diào)制器設(shè)計; 正交幅度調(diào)制與解調(diào)模型設(shè)計實驗;FIR數(shù)字濾波器設(shè)計實驗; DDS與數(shù)字移相信號發(fā)生器設(shè)計實驗;巴克碼檢出器設(shè)計實驗; IIR數(shù)字濾波器設(shè)計實驗;m序列偽隨機(jī)序列發(fā)生器設(shè)計實驗、 RS碼編碼器設(shè)計實驗SOPC實驗
流水燈控制 ; UART控制器驗證實驗;定時器中斷實驗; SOPC的秒表程序設(shè)計;Nios/II的VGA顯示終端設(shè)計; 點陣液晶控制設(shè)計;彩色液晶控制設(shè)計; 基于SOPC的GPS系統(tǒng)實驗 PWM控制電機(jī)轉(zhuǎn)速實驗 定時器驗證實驗;GSM短信模塊程序設(shè)計; NiosII Avalon Slave外設(shè) (PWM模塊)設(shè)計;DMA應(yīng)用和俄羅斯方塊游戲設(shè)計; 字符液晶控制設(shè)計。以太網(wǎng)口應(yīng)用實驗。總結(jié)
以上是生活随笔為你收集整理的GW48CK/PK2/PK/PK4 系统万能接插口与结构图信号/与芯片引脚对照表的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: Ps胶片颗粒效果插件:Imagenomi
- 下一篇: Mac双系统中删除Windows系统教程