基于Quartus II软件FPGA与PC之间的串行通信系统开发(9000+字)
1.簡(jiǎn)介與仿真結(jié)論
隨著集成電路技術(shù)的發(fā)展,電子設(shè)計(jì)自動(dòng)化(EDA)逐漸成為重要的設(shè)計(jì)手段,已經(jīng)廣泛應(yīng)用于模擬與數(shù)字電路系統(tǒng)等許多領(lǐng)域。電子設(shè)計(jì)自動(dòng)化是一種實(shí)現(xiàn)電子系統(tǒng)或電子產(chǎn)品自動(dòng)化設(shè)計(jì)的技術(shù),它與電子技術(shù),微電子技術(shù)的發(fā)展密切相關(guān),它吸收了計(jì)算機(jī)科學(xué)領(lǐng)域的大多數(shù)最新研究成果,以高性能的計(jì)算機(jī)作為工作平臺(tái),促進(jìn)了工程發(fā)展。EDA的一個(gè)重要特征就是使用硬件描述語(yǔ)言(HDL)來完成的設(shè)計(jì)文件,Verilog語(yǔ)言是經(jīng)IEEE確認(rèn)的標(biāo)準(zhǔn)硬件語(yǔ)言,在電子設(shè)計(jì)領(lǐng)域受到了廣泛的接受。本文介紹了串行通信的基本理論;綜述了EDA技術(shù)的發(fā)展概況,介紹了Quartus II軟件;最后設(shè)計(jì)、仿真了FPGA與PC之間的串行通信,并在GW48-CK型EDA試驗(yàn)開發(fā)系統(tǒng)上得到了驗(yàn)證。
我們?cè)赑C端利用串口調(diào)試工具,來向開發(fā)板發(fā)送數(shù)據(jù),串口調(diào)試工具的設(shè)置如下:
圖1 串口調(diào)試工具設(shè)置
總結(jié)
以上是生活随笔為你收集整理的基于Quartus II软件FPGA与PC之间的串行通信系统开发(9000+字)的全部?jī)?nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 基于FPGA的通用8251串行异步收发器
- 下一篇: 基于FPGA的AFDX接口实现