PCB常见的拓扑结构 (转)
生活随笔
收集整理的這篇文章主要介紹了
PCB常见的拓扑结构 (转)
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
常見的拓撲結構有: 1.點對點拓撲 point-to-point scheduling 該拓撲結構簡單,整個網絡的阻抗特性容易控制,時序關系也容易控制,常見于高速雙向傳輸信號線;常在源端加串行匹配電阻來防止源端的二次反射。 2.菊花鏈結構 daisy-chain scheduling 如下圖所示,菊花鏈結構也比較簡單,阻抗也比較容易控制。菊花鏈的特征就是每個接收端最多只和2個另外的接收端/發(fā)送端項鏈,連接每個接收端的stub線需要較短。該結構的阻抗匹配常在終端做,用戴維南端接比較合適。 ?? 3. fly-by scheduling 該結構是特殊的菊花鏈結構,??stub線為0的菊花鏈。不同于DDR2的T型分支拓撲結構,DDR3采用了fly-by拓撲結構,以更高的速度提供更好的信號完整性。fly-by信號是命令、地址,控制和時鐘信號。如下圖所示,源于存儲器控制器的這些信號以串行的方式連接到每個DRAM器件。通過減少分支的數量和分支的長度改進了信號完整性。然而,這引起了另一個問題,因為每一個存儲器元件的延遲是不同的,取決于它處于時序的位置。通過按照DDR3規(guī)范的定義,采用讀調整和寫調整技術來補償這種延遲的差異。fly-by拓撲結構在電源開啟時校正存儲器系統。這就要求在DDR3控制器中有額外的信息,允許校準工作在啟動時自動完成。 在寫調整期間,存儲器控制器需要補償額外的跨越時間偏移(對每個存儲器器件,信號延遲是不同的),這是由于fly-by拓撲結構及選通和時鐘引入的。源CK和DQS信號到達目的地有延遲。對于存儲器模塊的每個存儲器元件,這種延遲是不同的,必須逐個芯片進行調整,如果芯片有多于一個字節(jié)的數據,甚至要根據字節(jié)來進行調整。該圖說明了一個存儲器元件。存儲器控制器延遲了DQS,一次一步,直到檢測到CK信號從0過渡到到1。這將再次對齊DQS和CK,以便DQ總線上的目標數據可以可靠地被捕獲。由于這是由DDR3存儲器控制器自動做的,電路板設計人員無須擔心實施的細節(jié)。設計人員會從額外的裕度中得到好處,這是由DDR3存儲器控制器中的寫調整的特性所創(chuàng)建的。 4. 星形結構 star scheduling 結構如上圖所示,該結構布線比較復雜,阻抗不容易控制,但是由于星形堆成,所以時序比較容易控制。星形結構需要特別注意D點到適合于單項數據傳輸,從D-R,而不適合于從R-D。匹配方式一般在R端做匹配,消除終端反射。 5.遠端簇結構 far-end cluster scheduling 遠端簇結構可以算是星形結構的變種,要求是D到中心點的長度要遠遠長于各個R到中心連接點的長度。各個R到中心連接點的距離要盡量等長,匹配電阻放置在D附近,常用語DDR的地址、數據線的拓撲結構。
總結
以上是生活随笔為你收集整理的PCB常见的拓扑结构 (转)的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: HDU 4267 A Simple Pr
- 下一篇: Mdadm 设置管理