CPLD 是什么?
復雜可編程邏輯器件 (CPLD )由完全可編程與/或陣列以及宏單元庫構成。 與/或陣列可重編程,能夠執行眾多邏輯功能。宏單元是執行組合邏輯或時序邏輯的功能塊,同時還提供了真值或補碼輸出和以不同的路徑反饋等更高靈活性。
傳統上, CPLD 采用模擬傳感放大器來提高架構性能。This performance boost came at the cost of very high current requirements.Xilinx推出的CoolRunner?-II CPLD?采用創新型全數字內核,能夠以極低的功耗達到同樣的性能水平。 這樣,設計人員能夠采用同一CPLD 架構實現高性能和低功耗兩種不同設計。
避免采用模擬傳感放大器還使架構具有可擴展能力,這樣隨著工藝技術一代一代的進步,不僅/大幅降低了成本,而且還實現了特性增強。
CPLD 塊結構
點擊查看詳情CPLD 的優勢
由于 CPLD 擁有獨特的性能,可在系統設計中執行一系列有用的功能;作為可編程邏輯解決方案的市場領先者, Xilinx 提供齊全的解決方案,滿足設計者的 CPLD 需求。
Advanced reprogrammable devices- 立即修改您的設計,多次修改零成本
- 加速產品上市進程
- 可在何時何地構建可重編程的系統、修正 ASIC 錯誤、更新系統功能
- 節約時間、降低開發成本、簡化設計
- 高性能、低功耗
- 最大范圍的封裝選擇
- 高級系統特性
- 每個宏單元 I/O 數量最多
- 輕松裝入現有設計流程
- 節約時間、降低成本、簡化設計
- 功能強大的免費 -?ISE? WebPACK??設計工具提供了用于開發所有 Xilinx CPLD 產品的最完善、簡便易用的桌面軟件解決方案。
- 可重編程以修正系統錯誤
- 置換 TTL 與 ASSPs ,降低開發板組件并提升可靠性
- 降低設計成本、系統成本和維護成本
- 斷電模式下也能編程
- 當系統上電時 CPLD 功能立即可用
- 存儲的設計內容幾乎不可能被竊取
- 提高安全性、簡化設計
Xilinx CPLDs
無論您是要實現低功耗、高性能還是兩者兼備,Xilinx 的 CPLD 解決方案均能幫助您輕松應對設計挑戰。 此外,您可以進入下一步,通過/在線商店購買 CPLD 器件或開發板。
| 核心電壓 | 1.8 | 3.3/2.5 |
| 宏單元 | 32-512 | 36-288 |
| I/O | 21-270 | 34-192 |
| I/O 容限 | 1.5V、1.8V、2.5V、3.3V | 5.0V (XL)、3.3V、2.5V |
| TPD / ? max ?(最快) | 3.8/323 | 5/222 |
| 超低待機功耗 | 28.8μW* | 低功耗模式 |
| I/O 標準 | LVTTL、LVCMOS、HSTL、SSTL | LVTTL、LVCMOS |
*利用 CoolRunner-II 高級特性 DataGATE,可實現最低的系統功耗。
>>查看Xilinx 所有 CPLD利用 CPLD 進行設計
了解 CPLD 使用的特性與優勢, 有助于簡化設計、降低開發成本并加速產品上市進程。
選擇 CPLD在為設計選擇合適的 CPLD 的過程中,需要考慮以下幾個方面(其優先次序依設計的不同而不同):
- 密度與 I/O
- 通過將您的設計提交到免費下載的 ISE? WebPACK? 軟件,您可確定您的設計所需要的 Xilinx CPLD 的規模(邏輯密度和 I/O)。
- 性能
- Xilinx CPLD 有多種速度級別,因此您只需購買您所需性能的 CPLD 器件。利用 ISE WebPACK 確定器件的速度級別以滿足您系統的時序要求。
- 電壓和功耗
- 不同的 Xilinx CPLD 系列具有不同的電壓(電源和 I/O)和功耗(靜態和動態)要求。
- 封裝
- Xilinx CPLD 采用廉價的 QFP 封裝、超小型芯片級封裝, 以及 I/O 數量較多的 BGA 封裝等多種封裝形式。
- 要實現基本的 CPLD 設計,您需要下載免費的ISE WebPACK 軟件工具。除了 ISE WebPACK 軟件工具外,Xilinx 還提供了多種軟件包,以滿足不同的設計要求。
選好 CPLD 器件并下載了必要的軟件后,下一步就是設計的實現。設計實現包括: 設計實現包括:
- 設計輸入
- 對原型進行編程和測試
- 技術文檔
有幾種購買 Xilinx 解決方案的方法:
- Xilinx?網上商城
- Xilinx?北美?或?國際分銷商
這兩種渠道都提供芯片、軟件、編程硬件及其它產品和資源。Xilinx?銷售辦事處和客戶?支持中心可以保證使用 Xilinx CPLD 是一次簡單而令人滿意的體驗。
>> 了解更多有關 CPLD 性能與設計的信息
CPLD 解決方案和服務
設計環境和支持資源是 CPLD 設計環境的關鍵組成部分,因為他們能夠快速而又準確的完成您的設計。Xilinx 提供了業界最全面的解決方案,包括:
| 開發板與套件 | Xilinx 開發套件提供開箱即用的設計方案,幫助評估和架構您的設計。 |
| 技術文檔 | 齊全的應用筆記、數據表和參考設計為您提供開始設計所需的技術支持。 |
| IP | Xilinx 及其合作伙伴提供了上百個免費的與付費的、通過了驗證且保證滿足時序參數的知識產權(IP)核,這樣就縮短了您的設計周期,并允許您將精力集中到設計的增值組件上,而非標準兼容性上。 |
| 軟件與設計工具 | 一整套軟件工具,提供了無縫、全面的、從設計輸入到配置(對 CPLD 進行編程)的設計流程。要實現基本的 CPLD 設計,您需要下載免費的ISE WebPACK 軟件工具。 |
| 培訓 | Xilinx 實踐培訓計劃旨在為您提供立即著手設計所需的基礎知識。 |
總結
- 上一篇: 麻将胡牌万能公式:
- 下一篇: 基于FPGA的电子计算器设计(上)