H.265/HEVC低延迟编解码FPGA IP
H265-LowD Codec FPGA/ASIC IP ?
(zobovision H.265低延遲編解碼IP)
■? H.265/HEVC低延遲編碼/解碼FPGA/ASIC IP
■? YUV420, 8Bit
■ ?FPGA平臺(tái)單IP實(shí)時(shí)1080P@60:265Mhz
■ ?幀編碼時(shí)鐘周期數(shù)固定,只和畫面大小成正比,和畫面內(nèi)容及編碼質(zhì)量無關(guān)
■? 無緩沖型CABAC熵編碼,CTU層級(jí)碼流固定周期即編即出,不累積,零延遲
■ ?超高速CABAC編碼,可達(dá)16input_bin/cycle,fmax保持高位
■ ?HDMI幀源輸入完畢到幀編碼碼流輸出完成,延遲固定1ms左右
■? 接口簡潔,架構(gòu)穩(wěn)定,易于系統(tǒng)集成,無需外部CPU支持
■? 配套解碼IP,實(shí)現(xiàn)低延遲編解碼系統(tǒng),編解碼整體平均延遲 < 30ms
■? 1080P@60fps on xilinx KU5P (enc);? KU3P (dec)
■? Enc邏輯資源: ~160K LUTs / fmax: ~270M(KU5P)
■? Dec邏輯資源: ~80K LUTs / fmax: ~280M(KU3P)
■? 易于擴(kuò)展實(shí)現(xiàn)4K@60、8k@60
■? 硬件架構(gòu)尤其適合集成電路ASIC設(shè)計(jì)。
技術(shù)亮點(diǎn):
總結(jié)
以上是生活随笔為你收集整理的H.265/HEVC低延迟编解码FPGA IP的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 用Python编写带GUI界面的漏洞检测
- 下一篇: c语言自动画图函数,C语言中的画图函数