[ARM异常]-同步异常产生和返回(svc/hyc/smc/eret)
生活随笔
收集整理的這篇文章主要介紹了
[ARM异常]-同步异常产生和返回(svc/hyc/smc/eret)
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
★★★ 個人博客導讀首頁—點擊此處 ★★★
文章目錄
- 1、同步異常的產生和返回的指令 : svc/hyc/smc/eret
- 2、armv8新增的ELR寄存器
1、同步異常的產生和返回的指令 : svc/hyc/smc/eret
這里重點強調一下ERET,以arm64為例,調用該指令后,PSTATE恢復SPSR_ELn的值,PC恢復ELR_ELn的值.
代碼示例:
在ATF中,exit_el3函數中,當一切寄存器準備好之后,調用ERET指令,恢復PC指針。跳轉回Normal-EL1或secure-EL1
2、armv8新增的ELR寄存器
- AArch64 : Provides a 64-bit program counter (PC), stack pointers
(SPs), and exception link registers (ELRs) - AArch32 : Provides 13 32-bit general-purpose registers, and a 32-bit
PC, SP, and link register (LR). The LR is used as both an ELR and a
procedure link register
也就是說,再aarch64中,ELR做為exception link registers,在異常返回時恢復PC的指針;在aarch32中,使用LR替代ELR
總結
以上是生活随笔為你收集整理的[ARM异常]-同步异常产生和返回(svc/hyc/smc/eret)的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: optee中的thread_vector
- 下一篇: Linux和optee双系统中1020-