日韩性视频-久久久蜜桃-www中文字幕-在线中文字幕av-亚洲欧美一区二区三区四区-撸久久-香蕉视频一区-久久无码精品丰满人妻-国产高潮av-激情福利社-日韩av网址大全-国产精品久久999-日本五十路在线-性欧美在线-久久99精品波多结衣一区-男女午夜免费视频-黑人极品ⅴideos精品欧美棵-人人妻人人澡人人爽精品欧美一区-日韩一区在线看-欧美a级在线免费观看

歡迎訪問 生活随笔!

生活随笔

當(dāng)前位置: 首頁 > 编程资源 > 编程问答 >内容正文

编程问答

彻底理解Intel FPGA时序约束---最后总结(三)

發(fā)布時間:2025/4/5 编程问答 24 豆豆
生活随笔 收集整理的這篇文章主要介紹了 彻底理解Intel FPGA时序约束---最后总结(三) 小編覺得挺不錯的,現(xiàn)在分享給大家,幫大家做個參考.

文章目錄

  • 0、引言
  • 1、第一天
    • 1、chip planner
    • 2、計(jì)算題
  • 2、第二天

0、引言

本篇文章用于總結(jié)之前學(xué)習(xí)的time quest,并且我已經(jīng)能夠利用公式,計(jì)算出slack了,并能夠根據(jù)setup slack來更改優(yōu)化代碼了。時光由隔了1個月,時序分析的路沒有終點(diǎn),本篇文章是對之前兩篇的總結(jié),然后time quest就暫告一段落了,以后隨著學(xué)習(xí)IO約束等深入學(xué)習(xí)再來繼續(xù)補(bǔ)充。目前的兩篇已經(jīng)能夠解決大多數(shù)問題了。




https://blog.csdn.net/ciscomonkey/article/details/88046646

1、第一天

1、chip planner

只有在filter(布線)編譯后,chip pannner里面才會完成布線。

其中黑色區(qū)域代表不可用,藍(lán)色區(qū)域時刻用的,且藍(lán)色越深說明使用的邏輯量越大,而一個長的方框就代表一個LAB,一個LAB里面有存在著16個LE,如下圖,其中紅色代表使用了寄存器,淺藍(lán)色代表使用了LUT,而LUT正是組合邏輯,所有的組合邏輯都是靠LUT(查找表)來實(shí)現(xiàn)的。


使用專門的時鐘管腳,而不自己分頻產(chǎn)生時鐘,FPGA使用PLL來產(chǎn)生全局時鐘、或者專門的時鐘管腳,保證了到達(dá)每個LAB的路徑幾乎都是一樣的,減小了clock skew。

2、計(jì)算題

從fpga時鐘管腳到達(dá)PLL的內(nèi)部走線延時=2ns
從PLL輸出時鐘端到REG1的延時=2.5ns
從PLL輸出時鐘端到REG2的延時=1.5ns
數(shù)據(jù)到數(shù)據(jù)路徑=3ns
Tcycle=8ns
Tsetup=0.5ns
Thold=0.5ns
求建立時間余量Tsslack?保持時間余量Thold
Tslack=1.5ns+8-0.5-(2.5+3)=9-5.5=3.5ns
Thold=2.5+8+3-(1.5+8+0.5)=3.5ns

以上計(jì)算只要理解了必備公式和示意圖是非常簡單的。

2、第二天

總結(jié)

以上是生活随笔為你收集整理的彻底理解Intel FPGA时序约束---最后总结(三)的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。

如果覺得生活随笔網(wǎng)站內(nèi)容還不錯,歡迎將生活随笔推薦給好友。